衡阳派盒市场营销有限公司

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>VHDL/Verilog/EDA源碼>

ISE環(huán)境下基于Verilog代碼的仿真測試pdf下載

大?。?/span>311KB 人氣: 2018-02-24 需要積分:3
{$username}的空間

用戶級別:注冊會員

貢獻文章:

貢獻資料:

ISE環(huán)境下基于Verilog代碼的仿真測試

ISE 環(huán)境下基于 Verilog 代碼的仿真測試 在 Verilog 源代碼編寫完畢后,需要編寫測試平臺來驗證所設計的模塊是否 滿足要求。ISE 軟件提供了兩種測試平臺的建立方法,一種是使用 HDL Bencher 的圖形化波形編輯功能編寫,即波形圖仿真;另一種就是利用 HDL 語言,即代 碼仿真。由于后者功能更加強大,所以這里舉例介紹基于 Verilog 語言的測試平 臺建立方法。 本例為一個計數(shù)分頻時序電路,主要是將 10MHz 的時鐘頻率分頻為 500KHz 的時鐘,源代碼的編寫過程中需要定義一個計數(shù)器,以便準確獲得 1/20 分頻。

第一步:建立工程后,編寫如下源代碼:

module fenpin(RESET,F10M,F500K);

input F10M,RESET; output F500K;

reg F500K;

reg[7:0] j;

always@(posedge F10M)

if(!RESET)

begin F500K<=0;

j<=0;

end

else

begin if(j==19) begin j<=0; F500K<=~F500K;

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?
      苍南县| 百家乐官网在线直播| 可信百家乐的玩法技巧和规则 | 168棋牌游戏| 易赢百家乐软件| 百家乐官网园搏彩论坛| 大发888易付168| 百家乐下注瀛钱法| 百家乐官网偷码| 赌博的危害| 棋牌源码论坛| 大发888下载安全的| 大发888体育在线| 百家乐投注方向| 百家乐视频无法显示| 百家乐官网怎么骗人| 文昌市| 葫芦岛市| 丰禾国际| 六合彩图纸| 大发888娱乐场游戏下载| 新澳博百家乐的玩法技巧和规则| 百家乐最佳下注方法| 百家乐的庄闲概率| 百家乐官网赌博筹码| 百家乐官网太阳城球讯网| 澳门百家乐官网有限公司| 百家乐官网玩家技巧分享| 网上百家乐官网庄家有赌场优势吗| 宁乡县| 百家乐官网送彩金平台| 百家乐官网博彩策略论坛| 现金百家乐官网破解| 百家乐官网博娱乐网提款速度快不 | 阳宅24方位判断方法| 新金润娱乐城| 在线百家乐官网有些一| 临桂县| 百家乐官网分析概率原件| 大发888游戏平台电子| 留坝县|